一级特黄在线视频,亚洲欧美性爱小说,一级黄色一区二区电影,国产大陆精品无码

亚洲国产精品无码专区电影不卡,一级三级黄色日韩片,精品国产三级大全在线观看

您好,歡迎訪問蘇州圣得斯電子科技有限公司網站
專注于電子元器件研發銷售的資深服務商
圣得斯電子科技
蘇州圣得斯電子科技有限公司是專注于電子元器件研發銷售的資深服務商,主營產品:導電膠、連接器、電容電阻、芯片。公司是信越SHIN-ETSU、東麗TORAY、村田MURATA、京瓷KYOCERA、太誘TAIYO、亞奇、TDK優秀的大客戶分銷商。我們堅持客戶第一、信譽至上、品質保證的原則,為廣大客戶提供優質優價的服務。
導電膠
公司與信越SHIN-ETSU建立長期的技術合作,開發專供FPC廠商的各類導電膠,直供終端客戶。
電容電阻
多年合作的原廠渠道,優秀的代理商信譽,公司銷售村田MURATA、京瓷KYOCERA、太誘TAIYO、亞奇、TDK等知名電容電阻。
芯片
銷售原裝芯片,POM表配單,提供高效的服務
我們代理的品牌
公司是信越SHIN-ETSU、東麗TORAY、村田MURATA、京瓷KYOCERA、太誘TAIYO、亞奇、TDK優秀的大客戶分銷商
新聞資訊
  News and information
中芯國際躍升至全球第三:僅次于臺積電、三星
 
半導體封裝工藝的研究分析
半導體封裝工藝的研究分析 對半導體封裝工藝的研究,先探析半導體工藝概述,能對其工作原理有一定的了解與掌握;再考慮半導體封裝工藝流程,目的是在作業階段嚴謹管控,能采用精細化管理模式,在細節上規避常規問題發生;再從新時代發展背景下提出半導體封裝工藝面臨的挑戰,建議把工作重心放在半導體封裝工藝質量控制方面,要對其要點內容全面掌握,才可有效提升半導體封裝工藝質量。 從半導體封裝工藝質量控制方面分析,在實踐階段就有較大難度,主要考慮該工藝流程較多,各流程均有明確的內容及要求,工藝流程間還有相互的影響性,在實踐作業階段需嚴謹控制,工作人員能本著嚴謹的工作態度多角度探析,在科技手段的合理應用下,提高半導體封裝工藝質量與技術水平,關系到實踐應用綜合成效,確保良好的綜合效益。 半導體工藝概述 半導體工藝主要是應用微細加工技術、膜技術,把芯片及其他要素在各個區域中充分連接,如:基板、框架等區域中,有利于引出接線端子,通過可塑性絕緣介質后灌封固定,使其形成一個整體,以立體結構方式呈現,最終形成半導體封裝工藝。半導體工藝概念也屬于半導體芯片封裝的狹義定義。從廣義方面探究,是指封裝工程,要與基板連接固定,再配置相應的電子設備,構建成一個完整的系統,并有較強的綜合性能。 半導體封裝工藝流程 半導體封裝工藝流程所包括的工作內容較多,如圖1所示,各流程中的具體要求不同,但作業流程間存在密切關系,還需在實踐階段詳細分析,具體內容如下。 芯片切割 半導體封裝工藝中半導體封裝工藝芯片切割,主要是把硅片切成單個芯片,并第一時間處理硅片上的硅屑,避免對后續工作開展及質量控制造成阻礙。 貼片工藝 貼片工藝主要考慮到硅片在磨片過程避免其電路受損,選擇外貼一層保護膜的方式對其有效處理,始終都強調著電路完整性。 焊接鍵合工藝 控制焊接鍵合工藝質量,會應用到不同類型的金線,并把芯片上的引線孔與框架襯墊上的引腳充分連接,保證芯片能與外部電路相連,影響工藝整體性。通常情況下,會應用搭配摻雜金線、合金金線。 例如:摻雜金線包括GS、GW、TS三種型號,均處于半硬態的狀態。其中,GS摻雜金線適合應用在弧高大于250μm的高弧鍵合范疇內;GW摻雜金線適合應用在弧高200~300μm的中高弧鍵合范疇內;TS摻雜金線適合應用在弧高100~200μm的中低弧鍵合范疇內。而合金金線主要包括兩種型號,分別是AG2、AG3,適合應用在弧高70~100μm的低弧鍵合范疇內。較特殊的是摻雜金線、合金金線直徑可選擇性較多,如:0.013mm、0.014mm、0.015mm、…、0.045mm、0.050mm、0.060mm、0.070mm。在工藝質量控制階段需依據作業要求及標準,合理選擇金線類型及直徑,也能滿足工藝質量管控要求。 塑封工藝 塑封元件的主要線路是模塑,塑封工藝的質量控制,是為了對各元件進行相應的保護,尤其是在外力因素影響下,部分元件損壞程度不同,需在工藝質量控制階段就能對元件物理特性詳細分析。 當前,在塑封工藝處理階段會主要應用3種方式,分別是陶瓷封裝、塑料封裝、傳統封裝,考慮全球芯片生產要求,所有封裝類型的比例控制也是一項極其重要的工作,在整個操作的過程中對人員綜合能力提出較高要求,把已經完工的芯片在環氧樹脂集合物的應用條件下,與引線框架包封在一起,先對引線鍵合的芯片、引線框架預熱處理,然后放在封裝模上(壓模機),啟動壓膜、關閉上下模,使樹脂處于半融化狀態被擠到模當中,待其充分填充及硬化后可開模取出成品。 在操作環節中需要注意的是突發性問題,如:封裝方式、尺寸差異等,建議在模具選擇與使用階段均能嚴謹控制,不能單一化地考慮模具專用設備的價格,還需保證整個工藝質量與作業成效,其中就把控自動上料系統(如圖2所示),在實踐中做好質量控制工作,才能實現預期作業目標。 后固化工藝 待塑封工藝處理工作完成后,還需對其進行后固化處理,重點考慮工藝周圍或管殼附近有多余材料,如:無關緊要的連接材料,還需在此環節中也需做好工藝質量控制,尤其是把管殼周圍多余的材料必須去除,避免影響整體工藝質量及外觀效果。 測試工藝 待上述工藝流程均順利地完成后,還需對該工藝的整體質量做好測試工作,此環節中應用到先進的測試技術及配套設施,保證各項條件能滿足測試工作開展要求。同時,還能在測試過程中對各信息數據詳細記錄,核心要點是芯片是否正常工作,主要是根據芯片性能等級進行詳細分析。因測試設備采購價格較高,會在此方面產生較大的投資成本,為避免產生不利的影響,依然是把工作要點放在工序段工藝質控方面,主要包含外觀檢測、電氣性能測試兩部分。 例如:電氣性能測試,主要是對集成電路進行測試,會選擇自動測試設備開展單芯片測試工作,還能在測試的過程中把各集成電路快速地插入到測試儀所對應的電氣連接小孔中,各小孔均有針,并有一定的彈性,與芯片的管腳充分接觸,順利地完成了電學測試工作。而外觀檢測,是工作人員借助顯微鏡對各完成封裝芯片詳細觀察,保證其外觀無瑕疵,也能確保半導體封裝工藝質量。 打標工藝 打標工藝是把已經完成測試的芯片傳輸到半成品倉庫中,完成最后的終加工,檢查工藝質量,做好包裝及發貨工作。此工藝的流程包括三方面。 1)電鍍。待管腳成型后,要在其表面涂刷防腐材料,避免管腳出現氧化、腐蝕等現象。通常情況下,均會采用電鍍沉淀技術,是因為大部分的管腳在加工階段均會選擇錫材料,考慮此類材料自身的性質與特點,也需做好防腐、防蝕工作。 2)打彎。簡單是說,是把上述環節中處理后的管腳進行成型操作,待鑄模成型后,能把集成電路的條帶置于管腳去邊成型工具中,主要是對管腳加工處理,控制管腳形狀,一般為J型或L型,并在其表面貼片封裝,也關系工藝整體質量。 3)激光打印。主要就是在已經成型的產品印制圖案,是在前期設計階段就做好了圖案設計工作,也相當于半導體封裝工藝的一種特殊標志(如圖3所示)。
 
芯片設計、流片、驗證、成本的那些事
我們聊聊芯片設計、流片、驗證、制造、成本的那些事;流片對于芯片設計來說就是參加一次大考。 流片的重要性就在于能夠檢驗芯片設計是否成功,是芯片制造的關鍵環節,也就是將設計好的方案交給芯片制造廠生產出樣品。檢測設計的芯片是否達到設計要求,或者是否需要進一步優化;如果能夠生產出符合要求的芯片,那么就可以大規模生產了。 上圖流程的輸入是芯片立項設計,輸出是做好的芯片晶圓。 一、晶圓術語 1.芯片(chip、die)、器件(device)、電路(circuit)、微芯片(microchip)或條碼(bar):所有這些名詞指的是在晶圓表面占大部分面積的微芯片圖形; 2.劃片線(scribeline、sawline)或街區(street、avenue):這些區域是在晶圓上用來分隔不同芯片之間的間隔區。劃片線通常是空白的,但有些公司在間隔區內放置對準標記,或測試的結構; 3.工程實驗片(engineeringdie)和測試芯片(testdie):這些芯片與正式芯片或電路芯片不同。它包括特殊的器件和電路模塊用于晶圓生產工藝的電性測試; 4.邊緣芯片(edgedie):在晶圓邊上的一些掩膜殘缺不全的芯片而產生的面積損耗。由于單個芯片尺寸增大而造成的更多邊緣浪費會由采用更大直徑晶圓所彌補。推動半導體工業向更大直徑晶圓發展的動力之一就是為了減少邊緣芯片所占的面積; 5.晶圓的晶面(wafercrystalplane):圖中的剖面標示了器件下面的晶格構造,此圖中顯示的器件邊緣與晶格構造的方向是確定的; 6.晶圓定位邊(waferflats)/凹槽(notche):圖示的晶圓由注定位邊(majorflat)和副定位邊(minorflat),表示這是一個P型<100>晶向的晶圓。300mm和450mm直徑的晶圓都是用凹槽作為晶格導向的標識。這些定位邊和凹槽在一些晶圓生產工藝中還輔助晶圓的套準。 二、芯片的流片方式(FullMask、MPW) FullMask和MPW都是集成電路的一種流片(將設計結果交出去進行生產制造)方式。FullMask是“全掩膜”的意思,即制造流程中的全部掩膜都為某個設計服務;而MPW全稱為MultiProjectWafer,直譯為多項目晶圓,即多個項目共享某個晶圓,也即同一次制造流程可以承擔多個IC設計的制造任務。 1.FullMask,“全掩膜”,即制造流程中的全部掩膜都為某個設計服務;FullMask的芯片,一片晶圓可以產出上千片DIE;然后封裝成芯片,可以支撐大批量的客戶需求。 2.MPW全名叫MultiProjectWafer,和電路設計PCB的拼板打樣類似,叫多項目晶圓。多項目晶圓就是將多個使用相同工藝的集成電路設計放在同一晶圓片上流片,制造完成后,每個設計可以得到數十片芯片樣品,這一數量對于原型(Prototype)設計階段的實驗、測試已經足夠。這種操作方式可以讓流片費下降90%-95%,也就大幅降低了芯片研發的成本。 晶圓廠每年都會有固定的幾次MPW機會,叫Shuttle(班車),到點即發車,是不是非常形象不同公司拼Wafer,得有個規則,MPW按SEAT來鎖定面積,一個SEAT一般是3mm*4mm的一塊區域,一般晶圓廠為了保障不同芯片公司均能參與MPW,對每家公司預定的SEAT數目會限制(其實SEAT多成本就上去了,MPW意義也沒有了)。MPW優勢投片成本小,一般就小幾十萬,可以很好降低風險;需要注意的是MPW從生產角度是一次完整的生產流程,因此其還是一樣耗時間,一次MPW一般需要6~9個月,會帶來芯片的交付時間后延。 因為是拼Wafer,因此通過MPW拿到的芯片數目就會很有限,主要用于芯片公司內部做驗證測試,也可能會提供給極少數的頭部客戶。從這里大家可能已經了解了,MPW是一個不完整的,不可量產的投片。 3.晶圓生產角度介紹MPW 畢竟芯片加工還是一個相對復雜的過程,我相信很多朋友看完第一和小二之前理解的晶圓結構,是下圖的,一個框歸屬于一個芯片公司。 實則不然,這就需要和晶圓的生產流程的光刻技術相關了;現階段的光刻技術DUV/EUV等,大多采用縮影的方式進行曝光,如下圖所示: 采用1:5放大的mask,對晶圓進行曝光,一次曝光的矩形區域通常稱為一個shot,完成曝光后,光刻機自動調整晶圓位置,對下個shot進行曝光,如此循環(Step-and-Repeat),直到整個晶圓完成曝光,而這一個Shot的區域,則是大家一起分擔SEAT的區域; 如下示意圖中,一個Shot里面劃分4個小格,每個格子給到一家廠商的設計,MPW晶圓一般20個以內用戶。 三、芯片ECO流程 ECO指的是EngineeringChangeOrder,即工程變更指令。ECO可以發生在Tapeout之前,過程中,或者之后;Tapeout之后的ECO,改動少的可能僅需要改幾層Metallayer,改動大可能需要動十幾層Metallayer,甚至重新流片。ECO的實現流程如下圖所示: 如果MPW或者FullMask的芯片,驗證有功能或者性能缺陷,通過ECO對電路和標準單元布局進行小范圍調整,保持原設計布局布線結果基本不變的前提下做小規模優化,修復芯片的剩余違例,最終達到芯片的簽核標準。不能通過后端布局布線的流程來修復違例(重新走一遍流程太費時了),而要通過ECO的流程來進行時序、DRC、DRV以及功耗等優化。 四、流片Corner 1.Corner是芯片制造是一個物理過程,存在著工藝偏差(包括摻雜濃度、擴散深度、刻蝕程度等),導致不同批次之間,同一批次不同晶圓之間,同一晶圓不同芯片之間情況都是不相同的。 在一片wafer上,不可能每點的載流子平均漂移速度都是一樣的,隨著電壓、溫度不同,它們的特性也會不同,把他們分類就有了PVT(Process,Voltage,Temperature),而Process又分為不同的corner:TT:TypicalNTypicalPFF:FastNFastPSS:SlowNSlowPFS:FastNSlowPSF:SlowNFastP第一個字母代表NMOS,第二個字母代表PMOS,都是針對不同濃度的N型和P型摻雜來說的。NMOS和PMOS在工藝上是獨立做出來的,彼此之間不會影響,但是對于電路,NMOS和PMOS是同時工作的,會出現NMOS快的同時PMOS也快,或者慢,所以會出現FF、SS、FS、SF四種情況。通過Process注入的調整,模擬器件速度快慢,同時根據偏差大小設定不同等級的FF和SS。正常情況下大部分是TT,而以上5種corner在+/-3sigma可以覆蓋約99.73%的范圍,這種隨機性的發生符合正態分布。 2.Cornerwafer的意義在工程片流片的時候,FAB會pirun關鍵層次調整inlinevariation,有的還會下backupwafer以保證出貨的wafer器件ontarget,即在TTcorner附近。如果單純是為了做一些樣品出來,只進行工程片流片,那可以不驗證corner,但如果為了后續量產準備,是必須要考慮corner的。由于工藝在制作過程中會有偏差,而corner是對產線正常波動的預估,FAB也會對量產芯片的corner驗證有所要求。所以在設計階段就要滿足corner,在各種corner和極限溫度條件下對電路進行仿真,使其在各種corner上都能正常工作,才能使最終生產出的芯片良率高。 3.CornerSplitTable策略對于產品來講,一般corner做到spec上,正常情況下spec有6個sigma,如FF2(或2FF)表示往快的方向偏2個Sigma,SS3(或3SS)表示往慢的方向偏3個Sigma。Sigma主要表征了Vt的波動,波動大sigma就大,這里3個sigma就是在工藝器件的spec線上,可以允許超出一點點,因為線上波動不可能正正好好做到spec上。 如下是55nmLogic工藝片的例,擬定的cornersplittable: ①#1&#2兩片pilotwafer,一片盲封,一片測CP; ②#3&#4兩片hold在Contact,為后道改版預留工程wafer,可以節省ECO流片時間; ③#5~#12八片hold在Poly,等pilot的結果看是否需要調整器件速度,并驗證corner; ④除了留有足夠的芯片用于測試驗證,MetalFix,還應根據項目需求,預留盡可能多的wafer作為量產出貨。 4.確認Corner結果 首先,大部分都應該落于四個corner決定的window范圍內,如果出現大的偏差,那可能是工藝shift。如果各個corner的良率都沒影響符合預期,那說明工藝窗口充分。如果有個別條件良率低,那就需要調整工藝窗口。Cornerwafer的目的是驗證設計余量,考察良率是否有損失。大體上,超出這個corner約束性能范圍內的芯片報廢。 Corner驗證對標的是WAT測試結果,一般由FAB主導,但是cornerwafer的費用是由設計公司承擔的。一般成熟穩定的工藝,同一片wafer上的芯片,同一批次的wafer甚至不同批次的wafer參數都是很接近的,偏差的范圍相對不會很大。工藝角(ProcessCorner)PVT(PrecessVoltageTemperature)工藝誤差與雙極晶體管不同,在不同的晶片之間以及在不同的批次之間,MOSFETs參數變化很大。 為了在一定程度上減輕電路設計任務的困難,工藝工程師們要保證器件的性能在某個范圍內,大體上,他們以報廢超出這個性能范圍的芯片的措施來嚴格控制預期的參數變化。 ①MOS管的快慢分別指閾值電壓的高低,快速對應閾值低,慢速對應閾值高。GBW=GM/CC,其它條件相同情況下,vth越低,gm值越高,因此GBW越大,速度越快。(具體情況具體分析) ②電阻的快慢。fast對應的是方塊電阻小,slow對應的是方塊電阻大。 ③電容的快慢。fast對應的是電容最小,slow對應的是容值最大。 五、流片成本和晶圓價格 40nm的流片Mask成本大概在80-90萬美元,晶圓成本每片在3000-4000美元左右,加上IPmerge,七八百萬人民幣跑不掉了。 28nm工藝流片一次需要200萬美元;14nm工藝流片一次需要500萬美元;7nm工藝流片一次需要1500萬美元;5nm工藝流片一次4725萬美元;3nm工藝流片可能要上億美元;掩膜版、晶圓這兩項主要流片成本中,掩膜版最貴。 越先進的工藝節點,所需要的掩膜版層數就越多;因為每一層“掩膜板”對應涂抹一次光刻膠、曝光、顯影、刻蝕等操作,涉及材料成本、儀器折舊成本,這些成本都需要fabless客戶買單! 28nm大概需要40層,14nm工藝需要60張掩膜版;7nm工藝需要80張甚至上百張掩膜版;一層Mask8萬美金,因此芯片必須量產,拉低成本! 40nmMCU工藝為例:如果生產10片晶圓,每片晶圓成本(90萬+4000*10)/10=9.4萬美元;生產10000片晶圓,每片晶圓成本(90萬+4000*10000)/10000=4090美元。(晶圓量越大越便宜,不同產家報價也不一樣。) 晶圓代工價格來源于網絡 臺積電今年給的最新報價:最先進的制程3nm,每片晶圓19865美元,折合人民幣大概14.2w左右。 結語 芯片從設計到成品有幾個重要環節,分別是設計->流片->封裝->測試,但芯片成本構成的比例確大不相同,一般為人力成本20%,流片40%,封裝35%,測試5%。 芯片流片是高風險的事情,這個風險有多高,這個概率在15%-35%左右;不同的團隊和芯片種類概率也不一樣。有模擬芯片公司即使在團隊完備、思路清晰的情況下,還是耗了8年時間,歷經18次流片,才最終完成了傳感器模擬計算IP驗證,打造出了理想中的那顆超低功耗、超近傳感芯片。 半導體芯片工藝節點演變路徑分析 摘要: 晶體管的縮小過程中涉及到三個問題。第一是為什么要把晶體管的尺寸縮小,以及是按照怎樣的比例縮小的,這個問題是縮小有什么好處。第二是為什么技術節點的數字不能等同于晶體管的實際尺寸。或者說,在晶體管的實際尺寸并沒有按比例縮小的情況下,為什么要宣稱是新一代的技術節點。這個問題就是縮小有什么技術困難。第三是晶體管具體如何縮小。也就是,技術節點的發展歷程是怎樣的。在每一代都有怎樣的技術進步。這也是真正的問題。在這里特指晶體管的設計和材料。 1引言 在摩爾定律的指導下,集成電路的制造工藝一直在往前演進。得意于這幾年智能手機的流行,大家對節點了解甚多。例如40nm、28nm、20nm、16nm等等,要知道的這些節點的真正含義,首先要解析一下技術節點的意思。 常聽說的,諸如,臺積電16nm工藝的NvidiaGPU、英特爾14nm工藝的i5CPU等等,這個長度的含義,具體的定義需要詳細的給出晶體管的結構圖才行。在早期,可以姑且認為是相當于晶體管的尺寸。 為什么這個尺寸重要呢。因為晶體管的作用,是把電子從一端(S),通過一段溝道,送到另一端(D),這個過程完成了之后,信息的傳遞就完成了。因為電子的速度是有限的,在現代晶體管中,一般都是以飽和速度運行的,所以需要的時間基本就由這個溝道的長度來決定。越短,就越快。這個溝道的長度,和前面說的晶體管的尺寸,大體上可以認為是一致的。但是二者有區別,溝道長度是一個晶體管物理的概念,而用于技術節點的那個尺寸,是制造工藝的概念,二者相關,但是不相等。 在微米時代,一般這個技術節點的數字越小,晶體管的尺寸也越小,溝道長度也就越小。但是在22nm節點之后,晶體管的實際尺寸,或者說溝道的實際長度,是長于這個數字的。比方說,英特爾的14nm的晶體管,溝道長度其實是20nm左右。 根據現在的了解,晶體管的縮小過程中涉及到三個問題,分別是: 第一,為什么要把晶體管的尺寸縮小,以及是按照怎樣的比例縮小的。這個問題就是在問,縮小有什么好處。 第二,為什么技術節點的數字不能等同于晶體管的實際尺寸。或者說,在晶體管的實際尺寸并沒有按比例縮小的情況下,為什么要宣稱是新一代的技術節點。這個問題就是在問,縮小有什么技術困難。 第三,晶體管具體如何縮小。也就是,技術節點的發展歷程是怎樣的。在每一代都有怎樣的技術進步。這也是題主所提的真正的問題。在這里特指晶體管的設計和材料。 2工藝節點演變路徑分析 2.1縮小晶體管的尺寸 第一個問題,因為晶體管尺寸越小,速度就越快。這個快是可以直接解釋為基于晶體管的集成電路芯片的性能上去的。以微處理器CPU為例,見圖1,來源是40YearsofMicroprocessorTrendData。 圖1的信息量很大,這里相關的是綠色的點,代表CPU的時鐘頻率,越高當然越快。可以看出直到2004年左右,CPU的時鐘頻率基本是指數上升的,背后的主要原因就是晶體管的尺寸縮小。 另外一個重要的原因是,尺寸縮小之后,集成度(單位面積的晶體管數量)提升,這有多個好處。一來可以增加芯片的功能,二來更重要的是,根據摩爾定律,集成度提升的直接結果是成本的下降。這也是為什么半導體行業50年來如一日地追求摩爾定律的原因,因為如果達不到這個標準,你家的產品成本就會高于能達到這個標準的對手,你家就倒閉了。 圖1微處理器芯片的發展趨勢 還有一個原因是晶體管縮小可以降低單個晶體管的功耗,因為縮小的規則要求,同時會降低整體芯片的供電電壓,進而降低功耗。但是有一個重要的例外,就是從物理原理上說,單位面積的功耗并不降低。因此這成為了晶體管縮小的一個很嚴重的問題,因為理論上的計算是理想情況,實際上,不僅不降低,反而是隨著集成度的提高而提高的。在2000年的時候,人們已經預測,根據摩爾定律的發展,如果沒有什么技術進步的話,晶體管縮小到2010年時,其功耗密度可以達到火箭發動機的水平,這樣的芯片當然是不可能正常工作的。即使達不到這個水平,溫度太高也會影響晶體管的性能。 事實上,業界現在也沒有找到真正徹底解決晶體管功耗問題的方案,實際的做法是一方面降低電壓(功耗與電壓的平方成正比),一方面不再追求時鐘頻率。因此在圖1中,2005年以后,CPU頻率不再增長,性能的提升主要依靠多核架構。這個被稱作“功耗墻”,至今仍然存在,所以你買不到5GHz的處理器,4G的都幾乎沒有。 以上是三個縮小晶體管的主要誘因。可以看出,都是重量級的提升性能、功能、降低成本的方法,所以業界才會一直堅持到現在。那么是怎樣縮小的呢。物理原理是恒定電場,因為晶體管的物理學通俗地說,是電場決定的,所以只要電場不變,晶體管的模型就不需要改變,這種方式被證明效果最佳,被稱為DennardScaling,提出者是IBM。 電場等于電壓除以尺寸。既然要縮小尺寸,就要等比降低電壓。如何縮小尺寸。簡單將面積縮小到原來的一半。面積等于尺寸的平方,因此尺寸就縮小大約0.7。如果看一下晶體管技術節點的數字[3]:130nm、90nm、65nm、45nm、32nm、22nm、14nm、10nm、7nm(5nm),會發現是一個大約為0.7為比的等比數列,就是這個原因。當然,前面說過,在現在,這只是一個命名的習慣,跟實際尺寸已經有差距了。 2.2節點的數字不能等同于晶體管的實際尺寸 第二個問題,為什么現在的技術節點不再直接反應晶體管的尺寸呢。原因也很簡單,因為無法做到這個程度的縮小了。有三個主要的原因。 首先,原子尺度的計量單位是安,為0.1nm。10nm的溝道長度,也就只有不到100個硅原子而已。晶體管本來的物理模型這樣的:用量子力學的能帶論計算電子的分布,但是用經典的電流理論計算電子的輸運。電子在分布確定之后,仍然被當作一個粒子來對待,而不是考慮它的量子效應。因為尺寸大,所以不需要。但是越小,就越不行了,就需要考慮各種復雜的物理效應,晶體管的電流模型也不再適用。 其次,即使用經典的模型,性能上也出了問題,這個叫做短溝道效應,其效果是損害晶體管的性能。短溝道效應其實很好理解,通俗地講,晶體管是一個三個端口的開關。前面已經說過,其工作原理是把電子從一端(源端)弄到另一端(漏端),這是通過溝道進行的,另外還有一個端口(柵端)的作用是,決定這條溝道是打開的,還是關閉的。這些操作都是通過在端口上加上特定的電壓來完成的。 晶體管性能依賴的一點是,必須要打得開,也要關得緊。短溝道器件,打得開沒問題,但是關不緊,原因就是尺寸太小,內部有很多電場上的互相干擾,以前都是可以忽略不計的,現在則會導致柵端的電場不能夠發揮全部的作用,因此關不緊。關不緊的后果就是有漏電流,簡單地說就是不需要、浪費的電流。這部分電流可不能小看,因為此時晶體管是在休息,沒有做任何事情,卻在白白地耗電。目前,集成電路中的這部分漏電流導致的能耗,已經占到了總能耗的接近半數,所以也是目前晶體管設計和電路設計的一個最主要的目標。 最后,集成電路的制造工藝也越來越難做到那么小的尺寸了。決定制造工藝的最小尺寸的東西,叫做光刻機[5]。它的功能是,把預先印制好的電路設計,像洗照片一樣洗到晶片表面上去,在我看來就是一種Bug級的存在,因為吞吐率非常地高。否則那么復雜的集成電路,如何才能制造出來呢。比如英特爾的奔騰4處理器,據說需要30多還是40多張不同的設計模板,先后不斷地曝光,才能完成整個處理器的設計的印制。 但是光刻機,顧名思義,是用光的,當然不是可見光,但總之是光。而稍有常識就會知道,所有用光的東西,都有一個本質的問題,就是衍射。光刻機不例外。因為這個問題的制約,任何一臺光刻機所能刻制的最小尺寸,基本上與它所用的光源的波長成正比。波長越小,尺寸也就越小,這個道理是很簡單的。目前的主流生產工藝采用荷蘭艾斯摩爾生產的步進式光刻機,所使用的光源是193nm的氟化氬(ArF)分子振蕩器產生的,被用于最精細的尺寸的光刻步驟。 相比之下,目前的最小量產的晶體管尺寸是20nm(14nmnode),已經有了10倍以上的差距。為何沒有衍射效應呢。答案是業界十多年來在光刻技術上投入了巨資,先后開發了各種魔改級別的技術,諸如浸入式光刻(把光程放在某種液體里,因為光的折射率更高,而最小尺寸反比于折射率)、相位掩模(通過180度反向的方式來讓產生的衍射互相抵消,提高精確度)等等,就這樣一直撐到了現在,支持了60nm以來的所有技術節點的進步。 又為何不用更小波長的光源呢。答案是,工藝上暫時做不到。高端光刻機的光源,是世界級的工業難題。以上就是目前主流的深紫外曝光技術(DUV)。業界普遍認為,7nm技術節點是它的極限了,甚至7nm都不一定能夠做到量產。下一代技術仍然在開發之中,被稱為極紫外(EUV),其光源降到了13nm。但是,因為在這個波長,已經沒有合適的介質可以用來折射光,構成必須的光路了,因此這個技術里面的光學設計,全部是反射,而在如此高的精度下,設計如此復雜的反射光路,本身就是難以想象的技術難題。 這還不算什么,此問題已經能被克服了。最難的還是光源,雖然可以產生所需的光線,但是強度遠低于工業生產的需求,造成EUV光刻機的晶圓產量達不到要求,換言之拿來用就會賠本。一臺這種機器,就是上億美元。所以EUV還屬于未來。由于以上三個原因,其實很早開始就導致晶體管的尺寸縮小進入了深水區,越來越難。到了22nm之后,芯片已經無法按比例縮小了。因此,就沒有再追求一定要縮小,反而是采用了更加優化的晶體管設計,配合上CPU架構上的多核多線程等一系列技術,繼續為消費者提供相當于更新換代了的產品性能。因為這個原因,技術節點的數字仍然在縮小,但是已然不再等同于晶體管的尺寸,而是代表一系列構成這個技術節點的指標的技術和工藝的總和。 2.3晶體管縮小過程中面對的問題 第三個問題,技術節點的縮小過程中,晶體管的設計是怎樣發展的。首先搞清楚,晶體管設計的思路是什么。主要的無非兩點:第一提升開關響應度,第二降低漏電流。 圖2晶體管漏電流-柵電壓的關系圖 為了講清楚這個問題,最好的方法是看圖2。晶體管物理特性圖,基本上搞清楚一張就足夠了,就是漏電流-柵電壓的關系圖,比如下面這種:橫軸代表柵電壓,縱軸代表漏電流,并且縱軸一般是對數坐標。 前面說過,柵電壓控制晶體管的開關。可以看出,最好的晶體管,是那種能夠在很小的柵電壓變化內,一下子就從完全關閉(漏電流為0),變成完全打開(漏電流達到飽和值),也就是虛線。這個性質有多方面的好處,接下來再說。 顯然這種晶體管不存在于這個星球上。原因是,在經典的晶體管物理理論下,衡量這個開關響應能力的標準,叫做SubthresholdSwing(SS),有一個極限值,約為60mV/dec。英特爾的數據上,最新的14nm晶體管,這個數值大概是70mV/dec左右。并且,降低這個值,和降低漏電流、提升工作電流(提高速度)、降低功耗等要求,是等同的,因為這個值越低,在同樣的電壓下,漏電流就越低。而為了達到同樣的工作電流,需要的電壓就越低,這樣等同于降低了功耗。所以說這個值是晶體管設計里面最重要的指標,不過分。 圍繞這個指標,以及背后的晶體管性能設計的幾個目標,大家都做了哪些事情呢。 先看工業界,畢竟實踐是檢驗真理的唯一標準。下面的記憶,和節點的對應不一定完全準確,但具體的描述應該沒錯:65nm引入Gestrained的溝道。strain原理是通過在適當的地方摻雜一點點的鍺到硅里面去,鍺和硅的晶格常數不同,因此會導致硅的晶格形狀改變,而根據能帶論,這個改變可以在溝道的方向上提高電子的遷移率,而遷移率高,就會提高晶體管的工作電流。而在實際中,人們發現,這種方法對于空穴型溝道的晶體管(pmos),比對電子型溝道的晶體管(nmos),更加有效。 圖3基本的晶體管結構 2.4里程碑的突破,45nm引入高K值的絕緣層 (1)45nm引入了高k值絕緣層/金屬柵極的配置。這個也是一個里程碑的成果,曾經有一位教授,當年是在英特爾開發了這項技術的團隊的主要成員之一,因此對這一點提的特別多,耳濡目染就記住了。 這是兩項技術,但其實都是為了解決同一個問題:在很小的尺寸下,如何保證柵極有效的工作。前面沒有細說晶體管的結構,見圖3。 圖3是一個最基本的晶體管的結構示意圖,現在的晶體管早就不長這樣了,但是任何半導體物理都是從這兒開始講起的,所以這是“標配版”的晶體管,又被稱為體硅(bulk)晶體管。gate就是柵。其中有一個oxide,絕緣層,前面沒有提到,但是卻是晶體管所有的構件中,最關鍵的一個。它的作用是隔絕柵極和溝道。因為柵極開關溝道,是通過電場進行的,電場的產生又是通過在柵極上加一定的電壓來實現的,但是歐姆定律告訴我們,有電壓就有電流。如果有電流從柵極流進了溝道,那么還談什么開關,早就漏了。 所以,需要絕緣層。為什么oxide(ordielectric)而不是insulator。因為最早的絕緣層就是和硅非常自然地共處的二氧化硅,其相對介電常數(衡量絕緣性的,越高,對晶體管性能來說越好)約是3.9。一個好的絕緣層是晶體管的生命線。但是要說明,硅天然就具有這么一個性能超級好的絕緣層,對于半導體工業來說,是一件有歷史意義的幸運的事情。有人曾經感慨,上帝都在幫助人類發明集成電路,首先給了那么多的沙子(硅晶圓的原料),又給了一個完美的自然絕緣層。所以至今,硅極其難被取代。一個重要原因就是,作為制造晶體管的材料,其綜合性能太完美了。 二氧化硅雖好,在尺寸縮小到一定限度時,也出現了問題。縮小尺寸的過程中,電場強度是保持不變的,在這樣的情況下,從能帶的角度看,因為電子的波動性,如果絕緣層很窄很窄的話,那么有一定的幾率電子會發生隧穿效應而越過絕緣層的能帶勢壘,產生漏電流。可以想象為穿過一堵比自己高的墻。這個電流的大小和絕緣層的厚度,以及絕緣層的“勢壘高度”成負相關。因此厚度越小,勢壘越低,這個漏電流越大,對晶體管越不利。 但是在另一方面,晶體管的開關性能、工作電流等等,都需要擁有一個很大的絕緣層電容。實際上,如果這個電容無限大的話,會達到理想化的60mV/dec的SS極限指標。這里說的電容都是指單位面積的電容。這個電容等于介電常數除以絕緣層的厚度。顯然,厚度越小,介電常數越大,對晶體管越有利。 可以看出,已經出現了一對設計目標上的矛盾,那就是絕緣層的厚度要不要繼續縮小。實際上在這個節點之前,二氧化硅已經縮小到了不到2nm的厚度,也就是十幾個原子層的厚度,漏電流的問題已經取代了性能的問題,成為頭號大敵。于是聰明絕頂的人類,開始想辦法。人類很貪心的,既不愿意放棄大電容的性能增強,又不愿意冒漏電的風險。于是人類說,如果有一種材料,介電常數很高,同時能帶勢壘也很高,那么是不是就可以在厚度不縮小的情況下(保護漏電流),繼續提升電容(提高開關性能)。 于是大家就開始找,找了許多種奇奇怪怪的材料,終于最后經過驗證,確定使用一種名為HfO2的材料。這個元素我以前聽都沒有聽過。這個就叫做high-k,這里的k是相對介電常數(相對于二氧化硅的而言)。當然,這個工藝的復雜程度,遠遠超過這里描述的這么簡單。具備high-k性質的材料很多,但是最終被采用的材料,一定要具備許多優秀的電學性質。 因為二氧化硅真的是一項非常完美的晶體管絕緣層材料,而且制造工藝流程和集成電路的其它制造步驟可以方便地整合,所以找到這樣一項各方面都符合半導體工藝制造的要求的高性能絕緣層材料,是一件了不起的工程成就。 圖4三柵極晶體管結構 至于金屬柵,是與high-k配套的一項技術。在晶體管的最早期,柵極是用鋁制作,后來經過發展,改用重摻雜多晶硅制作,因為工藝簡單,性能好。到了high-k這里,大家發現,high-k材料有兩個副作用,一是會莫名其妙地降低工作電流,二是會改變晶體管的閾值電壓。閾值電壓就是把晶體管的溝道打開所需要的最小電壓值,這個值是非常重要的晶體管參數。 這個原理不細說了,主要原因是,high-k材料會降低溝內的道載流子遷移率,并且影響在界面上的費米能級的位置。載流子遷移率越低,工作電流就越低,而所謂的費米能級,是從能帶論的圖像上來解釋半導體電子分布的一種分析方法,簡單地說,它的位置會影響晶體管的閾值電壓。這兩個問題的產生,都和high-k材料內部的偶極子分布有關。偶極子是一端正電荷一端負電荷的一對電荷系統,可以隨著外加電場的方向而改變自己的分布,high-k材料的介電常數之所以高的原因,就跟內部的偶極子有很大關系。所以這是一把雙刃劍。 于是人類又想,就想到了用金屬做柵極,因為金屬有一個效應叫做鏡像電荷,可以中和掉high-k材料的絕緣層里的偶極子對溝道和費米能級的影響。這樣一來就兩全其美。至于這種或這幾種金屬究竟是什么,除了掌握技術的那幾家企業之外,外界沒有人知道,是商業機密。于是摩爾定律再次勝利。 (2)32nm第二代的high-k絕緣層/金屬柵工藝。因為45nm英特爾取得了巨大的成功(在很多晶體管、微處理器的發展圖上,45nm這一代的晶體管,會在功耗、性能等方面突然出現一個較大的進步標志),32nm時候繼續在基礎上改換更好的材料,繼續了縮小尺寸的老路。當然,前代的Gestrain工藝也是繼續使用的。 (3)22nmFinFET(英特爾成為Tri-gate)三柵極晶體管。 這一代的晶體管,在架構上進行了一次變革。變革的最早設計可以追溯到伯克利的胡正明教授2000年左右提出的三柵極和環柵晶體管物理模型,后來被英特爾變為了現實。 圖4是FinFET一般模型。它的實質上是增加了一個柵極。直觀地說,如果看回前面的那張“標配版”的晶體管結構圖的話,在尺寸很短的晶體管里面,因為短溝道效應,漏電流是比較嚴重的。而大部分的漏電流,是通過溝道下方的那片區域流通的。溝道在圖上并沒有標出來,是位于氧化絕緣層以下、硅晶圓表面的非常非常薄(1~2nm)的一個窄窄的薄層。溝道下方的區域被稱為耗盡層,就是大部分的淺色區域。 圖5SOI(絕緣層上硅)晶體管結構 圖6FinFET晶體管結構 2.5聰明的IBM,天才的英特爾。 于是有人就開始想啊,既然電子是在溝道中運動,那么我為何非要在溝道下面留有這么一大片耗盡層呢。當然這是有原因的,因為物理模型需要這片區域來平衡電荷。但是在短溝道器件里面,沒有必要非要把耗盡層和溝道放在一起,等著漏電流白白地流過去。于是有人(IBM)開了一個腦洞:把這部分硅直接拿掉,換成絕緣層,絕緣層下面才是剩下的硅,這樣溝道就和耗盡層分開了,因為電子來源于兩極,但是兩極和耗盡層之間,被絕緣層隔開了,這樣除了溝道之外,就不會漏電了。比如圖5這樣。這個叫做SOI(絕緣層上硅)[10],雖然沒有成為主流,但是因為有其優勢,所以現在還有制造廠在搞。 有人(英特爾)又想了,既然都是拿掉耗盡層的硅,插入一層氧化層,那么為什么非要放上一堆沒用的硅在下面,直接在氧化層底下,再弄一個柵極,兩邊夾著溝道,豈不是更好。看看IBM,是否有雄心。但是英特爾還覺得不夠,又想,既然如此,有什么必要非得把氧化層埋在硅里面。把硅弄出來,周圍像三明治一樣地被包裹上絕緣層,外面再放上柵極,豈不是更加優化。于是就有了FinFET,圖6這種。FinFET勝出在于,不僅大大降低了漏電流,而且因為有多一個柵極,這兩個柵極一般都是連在一起的,因此等于大大地增加了前面說過的那個絕緣層電容,也就是大大地提升了晶體管的開關性能。所以又是一次革命式的進步。 圖714nmFinFET結構 這個設計其實不難想到,難的是,能夠做到。為什么呢。因為豎起來的那一部分硅,也就是用作溝道的硅,太薄了,只有不到10nm,不僅遠小于晶體管的最小尺寸,也遠小于最精密的光刻機所能刻制的最小尺寸。于是如何把這個Fin給弄出來,還得弄好,成了真正的難題。 英特爾的做法是很聰明的,解釋起來需要很多張工藝流程圖。但是基本原理是,這部分硅不是光刻出來的,而是長出來的。它先用普通精度的光刻刻出一堆架子,然后再沉淀一層硅,在架子的邊緣就會長出一層很薄的硅,然后再用選擇性的刻蝕把多余的材料弄走,剩下的就是這些立著的、超薄的硅Fin了。當時說出這套方法的時候,徹底絕了。14nm繼續FinFET。接著是英特爾的14nm晶體管的SEM橫截面圖,大家感受一下,Fin的寬度只有平均9nm。當然了,在所有的后代的技術節點中,前代的技術也是繼續整合采用的。所以現在,在業界和研究中,一般聽到的晶體管,都被稱作high-k/metalgateGe-strained14nmFinFET(圖7),整合了多年的技術精華。 2.6為摩爾定律的延續而奮斗 而在學術界,近些年陸續搞出了各種異想天開的新設計,比如隧穿晶體管、負電容效應晶體管、碳納米管等等。所有這些設計,基本是四個方向,材料、機理、工藝、結構。而所有的設計方案,其實可以用一條簡單的思路概括,就是前面提到的那個SS值的決定公式,里面有兩項相乘組成: (Forthisexpression.Thefirsttermcouldbeseenaselectrostatics,thesecondtermcouldbeseen astransport.Thisisnotaveryphysicallystrictwaytodescribe,butitprovidesaconvenientpictureofvariouswaystoimprovetransistorproperties.) 因此,改進要么是改善晶體管的靜電物理(electrostatics),這是其中一項,要么改善溝道的輸運性質(transport),這是另一項。而晶體管設計里面,除了考慮開關性能之外,還需要考慮另一個性能,就是飽和電流問題。很多人對這個問題有誤解,以為飽不飽和不重要,其實電流能飽和才是晶體管能夠有效工作的根本原因,因為不飽和的話,晶體管就不能保持信號的傳遞,因此無法攜帶負載,換言之只中看,不中用,放到電路里面去,根本不能正常工作的。 舉個例子,有段時間石墨烯晶體管很火,石墨烯作溝道的思路是第二項,就是輸運,因為石墨烯的電子遷移率遠遠地完爆硅。但直到目前,石墨烯晶體管還沒有太多的進展,因為石墨烯有個硬傷,就是不能飽和電流。但是,去年貌似聽說有人能做到調控石墨烯的能帶間隙打開到關閉,石墨烯不再僅僅是零帶隙,想來這或許會在晶體管材料方面產生積極的影響。 在2016年的IEDM會議上,臺積電已經領先英特爾,發布了7nm技術節點的晶體管樣品,而英特爾已經推遲了10nm的發布。當然,兩者的技術節點的標準不一樣,臺積電的7nm其實相當于英特爾的10nm,但是臺積電率先拿出了成品。三星貌似也在會上發表了自己的7nm產品。可以看出,摩爾定律確實放緩了。22nm是在2010年左右出來的,到了2017年現在,技術節點并沒有進步到10nm以下。 而且2016年,ITRS已經宣布不再制定新的技術路線圖,換言之,權威的國際半導體機構已經不認為,摩爾定律的縮小可以繼續下去了。這就是技術節點的主要現狀。 3結語 技術節點不能進步,是不是一定就是壞事。其實不一定。28nm這個節點,其實不屬于前面提到的標準的dennardscaling的一部分,但是這個技術節點,直到現在,仍然在半導體制造業界占據了很大的一塊市場份額。臺積電、中芯國際等這樣的大代工廠,都是在28nm上玩得很轉的。為何,因為這個節點被證明是一個在成本、性能、需求等多方面達到了比較優化的組合的一個節點,很多芯片產品,并不需要使用過于昂貴的FinFET技術,28nm能夠滿足自己的需求。 但是有一些產品,比如主流的CPU、GPU、FPGA、memory等,其性能的提升有相當一部分是來自于芯片制造工藝的進步。所以再往后如何繼續提升這些產品的性能,是很多人心中的問號,也是新的機會。
 
如果您有需求或者咨詢,您可以
馬上撥打銷售熱線,我們將熱忱為您解答
139-216-29500
蘇州圣得斯電子科技有限公司
Suzhou Saintdes Electronic Technology Co.,Ltd.
地址:江蘇省蘇州工業園區若水路388號
Address: NO.388 Ruoshui Road, Suzhou Industrial Park, Jiangsu Province
E-mail: jinshengyuan6188@163.com
http://www_saintdes_com.polingsc.com
您還可以
給我們留言,客服人員會立刻聯系您
Copyright © 2019 蘇州圣得斯電子科技有限公司 All rights reserved 制作維護:海安雙贏網絡技術有限公司 蘇ICP備19049509號